| |
|
| N.º art.: 3318E-1705415 N.º fabricante: 74LVC74APW,118 EAN/GTIN: 5059043360270 |
| |
|
| | |
| El modelo 74LVC74A es un biestable tipo D de disparo de borde doble con entradas de datos (nD) individuales, entradas de reloj (nCP), entradas de ajuste (nSD) y (nRD) y salidas nQ y nQ complementarias. El ajuste y restablecimiento son entradas BAJAS activas asíncronas y funcionan independientemente de la entrada de reloj. La información sobre la entrada de datos se transfiere a la salida nQ en la transición BAJA a ALTA del impulso de reloj. Las entradas nD deben ser estable un tiempo de configuración antes de la transición de reloj BAJA a ALTA, para un funcionamiento predecible.Aplicaciones mixtas, 5 V y 3,3 V Integridad de señal mejorada con resistencias de terminación integradas Inmunidad de ruido alto Distribución de contactos fluida para facilitar el diseño Amplio rango de tensión de entrada Retardo de propagación baja Opciones de entrada tolerantes a sobretensión Opciones de resistencia de terminación de fuente integrada Opciones de retención de bus División de frecuencia Retardos controlados Interfaz entre sistemas asíncronos y síncronos Más información: | | Familia Lógica: | 74LVC | Función Lógica: | Tipo D | Tipo de Entrada: | Terminación Única | Tipo de Salida: | Biestable tipo D | Tipo de Señal de Salida: | Diferencial | Tipo de Disparo: | Borde positivo | Polaridad: | Inversión|Sin inversión | Tipo de Montaje: | Montaje superficial | Tipo de Encapsulado: | TSSOP | Conteo de Pines: | 14 | Set/Reset: | Sí | Número de Elementos por Chip: | 2 | Tipo de Retardo de Propagación Máxima @ CL Máximo: | 15 ns @ 50 pF | Dimensiones: | 5.1 x 4.5 x 0.95mm | Tensión de Alimentación Máxima de Funcionamiento: | 3,6 V |
|
| | |
| | | |
| Otros conceptos de búsqueda: 1705415, Semiconductores, Circuitos Integrados Lógicos, Circuitos Integrados de Biestables, Nexperia, 74LVC74APW,118 |
| | |
| |